找回密码
 注册
关于网站域名变更的通知
楼主: sheen
打印 上一主题 下一主题

一个关于DDR走线的问题

  [复制链接]

该用户从未签到

16#
 楼主| 发表于 2008-11-20 13:56 | 只看该作者

不好意思,重复了,上面是没改过的PCB以下是改后的PCB

改后PCB

修改后.JPG (223.86 KB, 下载次数: 230)

修改后.JPG

该用户从未签到

17#
 楼主| 发表于 2008-11-20 14:00 | 只看该作者
今天样机刚刚做完,开机试了一下,还没出现上次那种问题,我想问题基本上解决了.果然是PCB有问题,至少目前是这样了.

该用户从未签到

18#
发表于 2008-12-2 20:09 | 只看该作者
既然好了,楼主能不能介绍下经验?: g4 ]2 n4 A& [: `) X3 F* C' r: b
到底哪些线要等长?是全部等长还是信号分不同的组各自等长?7 o% e6 M) ^+ A# [1 t. T
另外,阻抗匹配有没有考虑?

该用户从未签到

19#
发表于 2008-12-5 22:16 | 只看该作者
原来等长线这么重要!!!  T9 N1 ?2 I$ E
学习了!

该用户从未签到

20#
发表于 2008-12-10 15:13 | 只看该作者
学习了

该用户从未签到

21#
发表于 2008-12-10 17:02 | 只看该作者
学习了  
5 N1 d6 y! X4 e* m请问图中弯弯曲曲的走线是不是就是“蛇行走线”,为了保证走线是等长的?

该用户从未签到

22#
发表于 2008-12-13 01:47 | 只看该作者
学习了,不过目前还用不上等长,我的都是低速的

该用户从未签到

23#
发表于 2008-12-13 16:39 | 只看该作者
像ddr之类的高数数字信号,等长是很重要的,因为时须很关键!- |7 Z4 `  M! N7 X9 d7 D
学习了!

该用户从未签到

24#
发表于 2008-12-16 11:47 | 只看该作者
学习了

该用户从未签到

25#
发表于 2009-1-7 14:31 | 只看该作者
16# sheen 5 y' S  ?- o, `$ W
认真学习中

该用户从未签到

26#
发表于 2009-1-7 16:43 | 只看该作者
楼主,怎么看你的layout前后差距怎么大呢?修改后是每对都等长走线吧! 16# sheen

该用户从未签到

27#
发表于 2009-2-12 00:15 | 只看该作者
是不是阻抗线,我做过一块板DSP和DDR2间有好多电阻的

该用户从未签到

28#
发表于 2009-2-12 17:42 | 只看该作者
难判断。两个BGA靠那么近好REWORK么?

该用户从未签到

29#
发表于 2009-2-12 18:05 | 只看该作者
怎样才能知道线是等长的呀

该用户从未签到

30#
发表于 2009-2-14 10:54 | 只看该作者
你的速率达到570M,数据,地址,控制,时钟肯定都需要做到等长才行。4 d' r4 C0 A! o( \3 |
5 z1 v: f/ @, L* i7 T! z
通常DATA DQS 按50mil控制。
& [- I: p1 Q. X& w" jCLK ADD ctr按100mil控制。
8 E! b. ?) |/ P0 ?4 mDQS clk 按照芯片提供的时序参数计算一下。
0 b* d! X2 \7 [# F, l, X不过通常ddr 芯片可提供1 个周期内的时序调整,楼主可以尝试软件修改试试能否解决。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-2 02:38 , Processed in 0.109375 second(s), 21 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表