|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
那张图片是pcb布局、走线。白色的是GND走线,紫色的是-5v走线,橙色的是+5v走线
- E" v. J2 x5 B( u @# U1 `+ W G7 E/ g( D6 n$ g; V
" K/ X' P6 U P4 @/ m! y左边是几十m的载波数字调制,都是数字信号,包括时钟信号,高速信号,我的设计思路就是全部敷铜,可以保护时钟信号和高速信号,使数字电路这边有个完整的大地参考平面,降低噪声。运放那边采用正负5v供电,数字芯片跟模拟芯片供电也隔离开来。
& {$ }( A& J, x1 n; G2 h$ |, C) O1 |2 M* E
电源线跟地线靠的比较近,产生耦合电容,使大地的阻抗变低。. C6 K a# M0 s+ I% d+ {4 ?
6 v6 g. w8 H7 |2 t: Q, y0 w- K
右边的布局有数字跟模拟混合电路,每个模块的信号流都被大地包围啦,有个很好的回路也可以抑制emi,模拟反馈回路那个路径也是很短,信号流的环路面积尽量设计最小,使它产生干扰小。模拟部分的大地没有敷铜,还是产生噪声和干扰,知道是哪里设计思路出现问题啦。导致干扰的出现。
/ Z, o' p: j' r7 j
( D; ]. k9 w& D2 m l9 J$ z) z! r) ~6 M
希望大神们帮忙解答下,谢谢0 L& u, Q' u2 I, v0 K: j4 e0 y' D
4 H4 N; ]& [3 |/ [( | h
V) F% h' m1 E( \- C7 s9 X
# o& |/ Z- | k: h; J; C
1 G* R. K S2 E2 P" \, X# T: z3 G- y- b Y5 j4 _' W! s
|
-
无标题.png
(705.03 KB, 下载次数: 5)
pcb布局、走线
|