找回密码
 注册
关于网站域名变更的通知
查看: 668|回复: 5
打印 上一主题 下一主题

请问图中零欧姆电阻有什么作用?

[复制链接]
  • TA的每日心情
    无聊
    2019-11-19 15:32
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2016-1-12 07:46 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x

    ! b; t$ \4 K* p1 f" Q* I那个QSPI_CLK是接SPI NOR Flash的CLK.它已经接了E8脚的CCLK_0为什么还要用一个零欧电阻接M15脚? 这接的话,两个脚不是短路么?对时钟有什么作用?这个图是xilinx参考设计上的。
    5 @5 i: U0 L, h5 h5 U% E: M- d- O& V% R: w3 z" A- a

    该用户从未签到

    2#
    发表于 2016-1-12 10:33 | 只看该作者
    詳細的功能你要去看 FPGA 設計,我覺得 Xilinx 原本設計這個界面時,是可以作為 SPI Host 或 SPI Device。+ x4 O( Q9 B$ Q- E% f
    , Y9 K2 q- R3 {* [2 a* @

    1 y- D1 k/ A' M& R
    • 當 FPGA 做為 SPI Host 時,接上 R32 可以提供一個 Clock 給 Device。
    • 當 FPGA 做為 SPI Device 時,拿掉 R32 可以接受來自另一個 Host 的 Clock。, q; b2 k$ M( W% ]% d2 i1 J- h

    ( d/ F2 m0 v1 V- a/ n& \5 b( \0 T, n' M5 {2 }5 j- p

    该用户从未签到

    3#
    发表于 2016-1-12 13:15 | 只看该作者
    本帖最后由 超級狗 于 2016-1-12 15:19 编辑
    9 f, T/ ~5 E( {! D2 s: b& h( t$ w/ ?" u. I# Q$ `; I
    基本上 M5 的時鐘訊號,可以在  FPGA 內部繞到 E8 的管腳出來,並且做成雙向的訊號。但會犧牲 FPGA 中的一些 Gate CountRouting Resource,並且增加少許的延遲Delay)。Xilinx 可能不想犧牲這些代價來做這件事,畢竟也只是開發板吧?
    8 D3 m1 `" B! }5 }, F0 I; c! Z  F$ K! O$ {6 t
    類似這樣的 FPGA 設計我曾經看過,但實際上你還是得查看一下 FPGA 的 HDL 原始碼確認。
    # |1 l, H+ t, v. ?0 j- o6 t9 h8 i# Q$ @% R/ p1 D5 |: |5 q5 |* z
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-11 13:50 , Processed in 0.109375 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表