找回密码
 注册
关于网站域名变更的通知
查看: 1429|回复: 6
打印 上一主题 下一主题

DDR3的终端上拉电阻电压为什么是电源电压的一半?

[复制链接]
  • TA的每日心情
    无聊
    2019-11-19 15:32
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2016-1-12 03:22 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    如题,谢谢!
    1 M' i% k: @( |: T# H+ {! N& @

    该用户从未签到

    2#
    发表于 2016-1-12 16:15 | 只看该作者
    终端匹配电阻~~~看看协议呗~~~3 ]6 g* s. R% [" ^. \
  • TA的每日心情
    开心
    2022-10-4 15:11
  • 签到天数: 68 天

    [LV.6]常住居民II

    3#
    发表于 2016-1-13 09:15 | 只看该作者
    难道说的不是参考电压吗
  • TA的每日心情
    郁闷
    2019-11-19 15:44
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2016-1-13 11:04 | 只看该作者
    DDR3的Vcent=VDD/2,即DDR3眼睛的中心电压保持VDD/2恒定。& o7 r! Y8 f4 {* y& U: Z+ @) @- ]
  • TA的每日心情
    郁闷
    2019-11-19 15:44
  • 签到天数: 1 天

    [LV.1]初来乍到

    5#
    发表于 2016-1-13 11:07 | 只看该作者
    根据稳态时的高电平电压和低电平电压,推导出Vcent=VDD/2。另外,因此DDR3的Vinh/Vinl也保持恒定。+ I" D  d) b% ~* Q# _) |6 c9 o8 T# }

    该用户从未签到

    6#
    发表于 2016-1-16 18:26 | 只看该作者
    个人感觉之所以这样,是为了让信号的上升时间和下降时间保持相等,如果是上拉到电源,在相同的驱动能力下,下降时间肯定会大于上升时间,反之依然。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-11 18:16 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表