找回密码
 注册
关于网站域名变更的通知
查看: 941|回复: 6
打印 上一主题 下一主题

关于RE的问题请教

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-11-12 16:55 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
8 d; O, C2 l( x2 V( ^" w
各位论坛的大侠:) w) ]2 x# k* X/ \
我现在在做一个四层板,top和bottom层是信号层,中间两层是电源和地。
2 c0 M3 {/ q5 v+ T! h- m' ]* x5 g5 t现在有个疑问:我的板子是支持千兆以太网的,在CPU和PHY之间会有一些data和clock的连接线。并且最高速率是125MHz,走线在top层,没有任何滤波RC来抑制RE。那么问题来了。这样会对RE有影响吗?
- \" x* k8 Y/ o# W& {我现在的理解是抑制RE有两种方法:把信号层放在中间层,外边的是地和电源;把高频的信号加RC抑制RE。可是现在我们的板子是四层板,并且为了保证信号完整性也没法加RC滤波器。是不是我的理解有误呢?由于对高速信号也理解不深可能说的不正确,希望各位大侠指教!

该用户从未签到

2#
发表于 2015-11-13 17:15 | 只看该作者
有影响。
. n9 u' z: o# L, j, n2 o) m0 ~走内层是不错的选择,处理好transformer的电源去耦以及用带shielding的connector比什么都重要。
2 ?$ \; x) {( M' @. trc滤波你就别考虑了,除非你有衰减要求,否则这种滤波不适合100MHz以上的信号,损耗太大。

点评

感谢你的回答,现在我有了一些眉目:RE的问题只要高速信号的周围有包地应该会解决,等板子回来测试看看  详情 回复 发表于 2015-12-17 22:08

该用户从未签到

3#
 楼主| 发表于 2015-12-17 22:08 | 只看该作者
cousins 发表于 2015-11-13 17:15
( d9 Y; C9 a7 Z! r有影响。
4 @0 w* C9 i( b# t, X4 R% I走内层是不错的选择,处理好transformer的电源去耦以及用带shielding的connector比什么都重要。9 F6 H* ]. ?, i  X) o; d9 y$ [5 ]
...
" u# o# b9 V, [6 g( E2 l8 v4 N
感谢你的回答,现在我有了一些眉目:RE的问题只要高速信号的周围有包地应该会解决,等板子回来测试看看
/ N: _' _' N9 K( {6 H8 {

该用户从未签到

4#
发表于 2016-4-22 15:08 | 只看该作者
可以换变压器试试,变压器影响也比较大

该用户从未签到

5#
发表于 2018-2-8 17:07 | 只看该作者
对的,有影响
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 10:53 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表