找回密码
 注册
关于网站域名变更的通知
查看: 1123|回复: 12
打印 上一主题 下一主题

求助DDR3芯片的一些问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-10-28 14:09 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各位大神下午好,小弟又来求指导了。。。最近在研究DDR3相关的一些事情,马上会上马一个DDR3的项目,有一些补清楚的事情还请各位大神指导指导。小弟在下面的两幅图中标记处了一些不太明白的地方,不知道小弟这么连接对不对。还有就是DDR3芯片每一片都是16bit的,那么如果是32bit的,按照小弟这种连接方式对不对,是不是就组成了32bit的内存。是不是就会变成128M*32呢?
0 k# K0 j! X) B. D4 |" N! N另外,最近看了很多关于DDR3芯片的布线说明,一定要求每一个分组都是要再一个平面上,但是看主芯片推荐手册上面的布线图发现DQS这种差分线都布在了表面,完全没有跟数据线和控制线一个层面,这又是为什么呢?是为了阻抗匹配么?. l% Y4 P' N$ g4 S3 g+ C/ s( h

DDR3_1.png (120.26 KB, 下载次数: 1)

DDR3芯片1

DDR3芯片1

DDR3_2.png (122.58 KB, 下载次数: 0)

DDR3芯片2

DDR3芯片2

该用户从未签到

2#
发表于 2015-10-29 08:35 | 只看该作者
数据线拼接,地址线连在一起(不分叉走线)。走线的时候DQ0-7 DQSP0 DQSN0成一组,等长处理。地址线和控制线设成一组,登场处理。

点评

感谢大神的回复,分组方面我大概了解,现在我比较疑惑的一点是在用DR3芯片组成32位的系统的时候,是不是按照我这种接法,还有就是CLK和ODT,是接通一个CLK跟ODT还是说分开接CLK0,CLK1这种呢?  详情 回复 发表于 2015-10-29 10:58
大神,这么早!  详情 回复 发表于 2015-10-29 09:08

该用户从未签到

3#
发表于 2015-10-29 09:08 | 只看该作者
bluskly 发表于 2015-10-29 08:35% C: b2 F- c; E1 M) X) X  e) g$ M
数据线拼接,地址线连在一起(不分叉走线)。走线的时候DQ0-7 DQSP0 DQSN0成一组,等长处理。地址线和控制 ...
3 O2 \( g" l% @1 g8 w
大神,这么早!
& \) {- g0 ~) Y; @! j

点评

鸡鸡 你也不晚啊~  发表于 2015-10-29 10:46

该用户从未签到

4#
 楼主| 发表于 2015-10-29 10:58 | 只看该作者
bluskly 发表于 2015-10-29 08:35
( H; j' ]9 Y( w3 t: S数据线拼接,地址线连在一起(不分叉走线)。走线的时候DQ0-7 DQSP0 DQSN0成一组,等长处理。地址线和控制 ...

% M" x# T" A6 v7 G* Q感谢大神的回复,分组方面我大概了解,现在我比较疑惑的一点是在用DR3芯片组成32位的系统的时候,是不是按照我这种接法,还有就是CLK和ODT,是接通一个CLK跟ODT还是说分开接CLK0,CLK1这种呢?

点评

CLK0 和CLK1是不是分开接要看主芯片的设计方案 DATAsheet上面一般都写得很清楚。  详情 回复 发表于 2015-11-23 16:06

该用户从未签到

5#
发表于 2015-10-29 20:36 | 只看该作者
CK ODT CKE 连到一起。你的好像错了。

点评

感谢回复,是的,我也发现了这个问题,也是看参考图的时候一个一个数出来的时候发现出错了,还有就是我的大小端的DQS也弄反了,应该是DQS1接高字节,DQS0接底字节。不知道我说的对不对、  详情 回复 发表于 2015-10-30 09:58

该用户从未签到

6#
 楼主| 发表于 2015-10-30 09:58 | 只看该作者
硬件小白 发表于 2015-10-29 20:365 i8 J( S3 e% o2 d" N3 ~  t
CK ODT CKE 连到一起。你的好像错了。

& }: [0 l) l, q. S+ z感谢回复,是的,我也发现了这个问题,也是看参考图的时候一个一个数出来的时候发现出错了,还有就是我的大小端的DQS也弄反了,应该是DQS1接高字节,DQS0接底字节。不知道我说的对不对、
4 U; j" E* C2 c$ u* Q

点评

没错 另外要考虑预留终端匹配电阻和VTT。  详情 回复 发表于 2015-10-30 10:09

该用户从未签到

7#
发表于 2015-10-30 10:09 | 只看该作者
cewtf 发表于 2015-10-30 09:58
) ?3 a8 ~/ r9 _" A+ ~& w+ J8 U( f感谢回复,是的,我也发现了这个问题,也是看参考图的时候一个一个数出来的时候发现出错了,还有就是我的 ...
6 V( E" @2 l! C1 h
没错  另外要考虑预留终端匹配电阻和VTT。

点评

这两个是接在哪里的啊?有没有示意图能发我看一下啊。谢谢了。  详情 回复 发表于 2015-10-30 10:18

该用户从未签到

8#
 楼主| 发表于 2015-10-30 10:18 | 只看该作者
硬件小白 发表于 2015-10-30 10:09: {; b& J* j7 U; j) s9 D
没错  另外要考虑预留终端匹配电阻和VTT。

; V+ J' w3 @( j" o# F' `这两个是接在哪里的啊?有没有示意图能发我看一下啊。谢谢了。
+ N) ]0 T5 W, Y/ E

点评

公司发不了图; 匹配电阻是放在控制信号和地址信号上的,一般51R,VTT是上啦电源,要有一个专用的VTT电源芯片,可以提供灌电流和拉电流,推荐TI的TPS51200,自己看手册。  详情 回复 发表于 2015-10-30 14:14

该用户从未签到

9#
发表于 2015-10-30 14:14 | 只看该作者
cewtf 发表于 2015-10-30 10:18' d. X+ [* S! i  u
这两个是接在哪里的啊?有没有示意图能发我看一下啊。谢谢了。
) v1 q, `! ?$ ^4 o# M3 {$ v% y
公司发不了图;- U3 K5 B, d+ {1 d

' @4 ]) _" ?, |0 n3 M: n% h匹配电阻是放在控制信号和地址信号上的,一般51R,VTT是上啦电源,要有一个专用的VTT电源芯片,可以提供灌电流和拉电流,推荐TI的TPS51200,自己看手册。
" T2 U+ u/ k$ b% u* G- I3 ]7 s* {

点评

好的,非常感谢!  详情 回复 发表于 2015-10-30 15:13

该用户从未签到

10#
 楼主| 发表于 2015-10-30 15:13 | 只看该作者
硬件小白 发表于 2015-10-30 14:14
- b2 D3 p% g5 _0 h6 k3 y公司发不了图;3 |) P( G  M( D

$ a% H+ v4 R& r! G! Y匹配电阻是放在控制信号和地址信号上的,一般51R,VTT是上啦电源,要有一个专用的VTT ...

' Q3 ?  E  s/ z好的,非常感谢!+ @( T5 h6 h# |4 |% J" M% o+ w

该用户从未签到

11#
发表于 2015-11-23 16:06 | 只看该作者
cewtf 发表于 2015-10-29 10:58
' l: G3 H" j9 b% n3 C感谢大神的回复,分组方面我大概了解,现在我比较疑惑的一点是在用DR3芯片组成32位的系统的时候,是不是 ...
* ?+ U8 s4 n, x
CLK0 和CLK1是不是分开接要看主芯片的设计方案 DATAsheet上面一般都写得很清楚。
" f" V/ A2 \' d/ s: L, O/ [  r
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-5 01:55 , Processed in 0.156250 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表