找回密码
 注册
关于网站域名变更的通知
查看: 890|回复: 5
打印 上一主题 下一主题

[仿真讨论] 信号上升沿太缓,对时序有什么影响?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-10-8 17:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如题,求高手解答
, r* c9 M0 B( E# @

该用户从未签到

推荐
发表于 2015-10-9 12:35 | 只看该作者
可能造成好几种组合的影响,看你是数据,还是参考时钟,上升沿变缓意味着电平门限延迟。/ d* h/ I$ V1 |' O
数据的话一般是建立时间减少,保持时间可能增加;
- e" J  v1 O2 F! o1 n1 G% [) T时钟的话一般是建立时间增加,保持时间可能减少;7 f3 r; b- y7 y9 a, T" J- b
两个都变缓,那么保持时间一般减少了;$ r+ r, z$ c: m: v
太缓还会造成Vih,Vil时间不够,这也是间接的时序要求。8 F# l, V) W5 e& y# Z

点评

很详细,多些大神的解答  详情 回复 发表于 2015-10-9 15:09

该用户从未签到

2#
发表于 2015-10-9 12:26 | 只看该作者
就是系统时序紊乱,采样信号无法采样

该用户从未签到

4#
 楼主| 发表于 2015-10-9 15:09 | 只看该作者
本帖最后由 964008794 于 2015-10-9 15:17 编辑 ( z8 _2 x' {- f
cousins 发表于 2015-10-9 12:35: z' Z2 x9 t$ L4 c$ Y
可能造成好几种组合的影响,看你是数据,还是参考时钟,上升沿变缓意味着电平门限延迟。! i' H! T0 q5 U0 Y
数据的话一般是建 ...
* f# q3 t) e& w$ k! Q$ R/ c) O9 v
很详细,多些大神的解答,我最近也在学习时序方面的知识,感觉这些基本概念的理解还是不够深刻。资料上很多都是从普通时序讲到源同步时序,对我来说,最有用的还是源同步时序,因为DDR就是源同步时序,大神最开始接触时序是怎么学习的?有什么好的方法可以把时序问题理解的更深刻吗?非常感谢8 n3 i4 z, m! A8 b$ c5 W

点评

ddr规格书中的ac timing,JEDEC规范中的ac timing  详情 回复 发表于 2015-10-9 16:17

该用户从未签到

5#
发表于 2015-10-9 16:17 | 只看该作者
964008794 发表于 2015-10-9 15:091 L! @! }5 N! j. v6 A
很详细,多些大神的解答,我最近也在学习时序方面的知识,感觉这些基本概念的理解还是不够深刻。资料上很 ...

1 u& W2 K1 m5 T" ~ddr规格书中的ac timing,JEDEC规范中的ac timing

该用户从未签到

6#
发表于 2015-10-14 17:14 | 只看该作者
cousins版主回答的好详细,不知道上升沿变缓后,下降沿会怎么变?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 15:51 , Processed in 0.125000 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表