|
/ l$ N7 P6 J7 E7 P! c7 O" J你当时的回复" I0 p/ {3 W; a( D3 \: {
. J ]# y X1 X1 H9 C' s
这个电路可以通过调节PWM_LOG的PWM的占空比来改名DC的输出。1 w6 x" I I* p/ h3 s! E* |* }! f2 o9 p! r* x3 O
原理:DC内部VDD_FB的值始终等于内部参考源(Vref),如果没有引入A11这个电路,R98,R102构成最常见的DCDC反馈回路。流过R102的电流Ifb=VDD_LOG/R98+R102。1 v- r) l! ~; j$ l
引入R86,C76构成的RC后,左侧PWM,经过RC后产生稳压,相当于在R101左右两侧加上了一个电压Vpmw和Vfb,如果这两个电压不想等,比然就有电流流过R101记作Ipwm,这个Ipwm的回流路径只能是R102.7 D+ ^5 Y) v" e1 E: f' @' ?
而R102阻值固定,Vfb电压固定,所以流过R102的电流Ir102必然是固定值,而对于这个路径必然有Ir101+Ir100=Ir102。 那么如果Ir101有变化,必然导致Ir100变化,而Ir100=(VDD_LOG-Vfb)/R101; l. B) z5 X( B/ b' s, J+ V7 n
R101和Vfb均不变,那么要改变的只能是VDD_LOG了9 |, j' s2 O! L1 a7 a7 A
% N& K, v4 M6 g综上:引入PWM_LOG是为了精确的改变DCDC的输出VDD_LOG。具体的应用环境不得而知,根据电路推测如此。不对莫见笑。7 Z B/ ^( r7 N2 b2 w
|
|