找回密码
 注册
查看: 3638|回复: 5
打印 上一主题 下一主题

allegro sigxplor 不能设置pin delay(16.6)

[复制链接]
  • TA的每日心情
    开心
    2025-5-23 15:13
  • 签到天数: 12 天

    [LV.3]偶尔看看II

    跳转到指定楼层
    1#
    发表于 2014-9-2 17:41 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
    1金币

    该用户从未签到

    2#
    发表于 2014-9-2 22:03 | 只看该作者
    Pin delay 並不是在SigXpolar 設置的 , 它應該是在 Capture 的 Part library 裡面來添加或是在 PCB 的 Constraint Manager 來設定.4 E2 p2 ~3 i+ G+ G) n1 U
    SigXpolarer 是看整個 die to die 或Pin to Pin 的長度, 並不會幫你看 Pin delay.

    该用户从未签到

    3#
    发表于 2014-9-2 22:27 | 只看该作者
    一般常用的个别脚  直接在 Constraint Manager中设定  如果一个高速芯片  很多或者全部脚都要考虑 ,就需要导入 pin delay 文件来快速导入,具体的可以执行  file-import- pin delay  然后help一下就可以了    一般来说   pin  delay file可以直接从器件官网下载 最常见的是比如altera的FPGA 一些NB的处理器啊  内存什么的

    该用户从未签到

    4#
    发表于 2014-9-2 22:41 | 只看该作者
    重装,我的很多同事都遇到过这个问题,还有可能是你env的问题
  • TA的每日心情
    开心
    2025-5-23 15:13
  • 签到天数: 12 天

    [LV.3]偶尔看看II

    5#
     楼主| 发表于 2014-9-15 12:19 | 只看该作者
    procomm1722 发表于 2014-9-2 22:03
    ( i( k& O; _0 s) i2 V& @! C! ]Pin delay 並不是在SigXpolar 設置的 , 它應該是在 Capture 的 Part library 裡面來添加或是在 PCB 的 Cons ...
    3 N5 B- o: m# D+ b& d0 ?
    我想用这个设置规则!可是设置不了,重装系统会解决,但是想知道有没有其他解决办法
  • TA的每日心情
    开心
    2025-5-23 15:13
  • 签到天数: 12 天

    [LV.3]偶尔看看II

    6#
     楼主| 发表于 2014-9-15 12:20 | 只看该作者
    回忆着回忆 发表于 2014-9-2 22:41+ F% {6 V. F1 R
    重装,我的很多同事都遇到过这个问题,还有可能是你env的问题
    / M- c+ R: n, u0 ]
    重装软件不能解决,重装系统可以解决,可是重装系统太麻烦了啊
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-25 05:14 , Processed in 0.078125 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表