找回密码
 注册
关于网站域名变更的通知
查看: 339|回复: 1
打印 上一主题 下一主题

高频电路板设计应该注意哪些方面?

[复制链接]

该用户从未签到

跳转到指定楼层
#
发表于 2022-9-29 15:49 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
  高频电路板设计应该注意哪些方面?

$ u8 L# D: E+ f% A5 d8 l4 ?" B
  高频电路板是指电磁频率较高的特种线路板,属于高难度板材之一。那么,高频电路板设计应该注意哪些方面呢?
6 k9 E; n) c  k1 O5 ^, W5 B! P
  一、考虑如何避免高频干扰?
  避免高频干扰就是尽量降低高频信号电磁场的干扰,也就是所谓的串扰。可用拉大高速信号和模拟信号之间的距离,还要注意数字地对模拟地的噪声干扰。
1 O& y2 J! l9 p3 J( v
  二、考虑如何选择PCB板材?
  选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。
' x2 O4 O0 ]0 v1 E; Z
  三、如何解决信号的完整性问题?
  信号完整性基本上是阻抗匹配的问题。解决的方式是靠端接与调整走线的拓朴。

( r6 ~, b3 s: P4 h& N
  四、只有一个输出端的时钟信号线,如何实现差分布线?
  要用差分布线一定是信号源和接收端也都是差分信号才有意义,所以对只有一个输出端的时钟信号是无法使用差分布线的。

4 ~. H/ D8 y6 T; X$ j* l
  五,差分布线如何实现?
  一是两条线的长度要尽量一样长,一是两线间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层,一为两条线走在上下相邻两层。
; m! [  e  {' N% N! J+ P  \
  六、要考虑到接收端差分线对之间可否加一匹配电阻?
  接收端差分线对之间的匹配电阻通常会加, 其值应等于差分阻抗值,这样信号品质会好些。

- g& C6 _& p4 I/ i
  七、为何差分对的布线要靠近且平行?
  所谓适当的靠近是因为这间距会影响到差分阻抗的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。

# H( M* b' o& V( \$ t6 V8 k) l
  八、如何处理实际布线中的一些理论冲突的问题
  1.基本上, 将模/数地分割隔离是对的。 要注意信号走线尽量不要跨过有分割的地方, 还有不要让电源和信号的回流电流路径变太大。
  2. 晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 所以, 一定要将晶振和芯片的距离进可能靠近。
  3. 确实高速布线与EMI的要求有很多冲突。 最好先用安排走线和PCB叠层的技巧来解决或减少EMI的问题, 如高速信号走内层。
1 f: \# c/ g8 s: c+ A! B
  以上便是小编整理的设计高频电路板中应该注意的8个方面,相信您现在应该对高频板有更加深入的认知了吧!
, l( Q+ ^% y: x" r$ P. M

该用户从未签到

1#
发表于 2022-9-29 17:28 | 只看该作者
好的布线开始于优良的原理图。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-12 18:28 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表