|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Quantum_ 于 2015-10-8 19:54 编辑 ) `- o7 k1 ?3 c
3 Q- d$ m- W7 q
RGMII 有收发信号各一组7 a/ @4 ]2 ^' l& z) L: S, q! _% X+ n
RxCLK, RXd0, RXD1,RXD2,RXD3, RXen
+ o( Z4 x& t: |& N# u; C" e. B
. O" s3 o9 K# c- H# h/ R* hTxclk, Txd0, Txd1, Txd2, Txd3, TxDv
- _: F6 Y: l0 Y6 d2 P" ^3 x5 J
; V5 u; K; j# S' h6 f我的问题是
+ e4 F( O4 h1 l }1 S收或发中的en / dv 信号, 在pcb 走线设计上, 是否需要与各自的clk 等长?
6 C+ ?" f' K0 @1 Q- a
9 F( X" A, y) C5 M6 m5 _有人说不需要。enable只是一个简单的开关。; r3 `! ?0 p K2 k
8 R7 e3 K4 K$ y2 k" s也有人说需要, 理由就是附件的那个timing diagram。
! i2 b2 L: ?0 e; f6 ^/ C
6 w1 f6 e: I0 v" e/ f8 zdiagram中说的setup 与 hold 是否就是指锁存?--似乎不太对。
9 f8 n: o. e# F4 | H7 V0 x' u3 o4 {+ F9 N% k
谢谢!1 T8 Q2 j) w) _% _9 p: [: p b
o2 E8 Q* Y( w5 G: T
% L% U) z. h" J) s
$ l% T: l' E6 r
# x5 c) M* J: v# E+ v! I$ W6 c/ r. {! _7 H3 i: z0 o$ i& r9 C
|
|