找回密码
 注册
关于网站域名变更的通知
查看: 6065|回复: 15
打印 上一主题 下一主题

RGMII 收发信号各有一根enable 信号, 是否需要与clock 等长

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-10-8 19:46 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 Quantum_ 于 2015-10-8 19:54 编辑 ) `- o7 k1 ?3 c
3 Q- d$ m- W7 q
RGMII 有收发信号各一组7 a/ @4 ]2 ^' l& z) L: S, q! _% X+ n
RxCLK, RXd0, RXD1,RXD2,RXD3, RXen
+ o( Z4 x& t: |& N# u; C" e. B
. O" s3 o9 K# c- H# h/ R* hTxclk, Txd0, Txd1, Txd2, Txd3, TxDv
- _: F6 Y: l0 Y6 d2 P" ^3 x5 J
; V5 u; K; j# S' h6 f我的问题是
+ e4 F( O4 h1 l  }1 S收或发中的en / dv 信号, 在pcb 走线设计上, 是否需要与各自的clk 等长?
6 C+ ?" f' K0 @1 Q- a
9 F( X" A, y) C5 M6 m5 _有人说不需要。enable只是一个简单的开关。; r3 `! ?0 p  K2 k

8 R7 e3 K4 K$ y2 k" s也有人说需要, 理由就是附件的那个timing diagram。
! i2 b2 L: ?0 e; f6 ^/ C
6 w1 f6 e: I0 v" e/ f8 zdiagram中说的setup 与 hold 是否就是指锁存?--似乎不太对。
9 f8 n: o. e# F4 |  H7 V0 x' u3 o4 {+ F9 N% k
谢谢!1 T8 Q2 j) w) _% _9 p: [: p  b
  o2 E8 Q* Y( w5 G: T

% L% U) z. h" J) s
$ l% T: l' E6 r
# x5 c) M* J: v# E+ v! I$ W6 c/ r. {! _7 H3 i: z0 o$ i& r9 C

GRMII_TIMING.png (133.25 KB, 下载次数: 10)

timing

timing

RGMII_TIMING_diagram.png (78.92 KB, 下载次数: 2)

diagram

diagram

该用户从未签到

2#
发表于 2015-10-8 21:51 | 只看该作者
需要啊,图上很明显看得出来,TRX_CIL和DATA一样,在上升下降沿有不同含义,EN  ERROR,图中的时序的skew很明显不仅指DATA,还包括CIL信号,假设你收到的数据出现连续错误,ERROR信号就有作用了,如果时序不对,很显然就可能出问题。" _( b4 @/ `$ x" z$ b% K
但是RGMII这速率,一般来说,不容易出问题,基本这一把线拉出来误差不会太大,超过上千mil再考虑下等长吧,表示从来不做等长,时序刚刚的。当然不做时序补偿(不升等长)的话就要用delay来保证RGMII模式下的DDR时序要求了

点评

谢谢!Kevin 估计是我理解错了。 1. TRX_CIL 与 其它的enable 功能不太一样。 很多时候Enable 的功能,和power-good 相似。 2. 功能上, 很难理解, enable为何要与clk有时序对应关系。从图上看, 似乎CIL 与d  详情 回复 发表于 2015-10-8 23:12

该用户从未签到

3#
 楼主| 发表于 2015-10-8 23:12 | 只看该作者
kevin890505 发表于 2015-10-8 21:51: w; o( a5 b/ ^
需要啊,图上很明显看得出来,TRX_CIL和DATA一样,在上升下降沿有不同含义,EN  ERROR,图中的时序的skew很 ...

; p2 g" [. \2 c+ l' }0 V谢谢!Kevin% a% a1 x7 P4 [4 ?# y6 S, R
估计是我理解错了。
7 F" w# r1 `) p/ q1. TRX_CIL  与 其它的enable 功能不太一样。 很多时候Enable 的功能,和power-good 相似。
* I4 p$ w9 M- E) j2. 功能上, 很难理解, enable为何要与clk有时序对应关系。从图上看, 似乎CIL 与data  是同步的跳动。 可是, 传输逻辑是什么呢?TXD(4-9)指的是什么呢?
8 S5 R4 w$ M) T8 R/ ?# t3. 速率上,T-scew is 0.5 ns, T-setup and T-hold are both 1 ns.  按照5600mil/ns stripline. 它们的tolerence就是2800mil. 可是, 芯片供应商及我司的SI 专员给出的要求却是+/-25mill 的等长tolerence。 这算是严格吗?还是浪费时间,精力?, |1 E; q4 O  x; N' Z3 Y$ k

2 Z- g: ]9 k+ Y谢谢!( d! }$ k' h; t3 z# O/ |, E$ I
- M2 k# U% j- Z5 K5 s# ~; \: K+ ?
' s! C5 t) B* q1 ~# d" N0 j
: u& R2 D$ Z' J7 l- r& r

点评

1,是的,双重作用; 2,原因见下图,收作用RX_CTL is encoded on the rising edge of RXC,RX_ERROR OR RX _DRV is encoded on the falling edge of RXC,发类似,上升下降沿不一样,TXD[0:3],[4:9]就是图上,4根数  详情 回复 发表于 2015-10-23 10:08

该用户从未签到

5#
发表于 2015-10-10 10:58 | 只看该作者
我记得RGMII的clk和data之间 如果在芯片内部没有delay的话,走线好像有一个delay要做的。 8 R% |  X. h8 G, q

点评

长10.25inch,不可能吧  详情 回复 发表于 2015-10-14 08:54

该用户从未签到

6#
发表于 2015-10-14 08:54 | 只看该作者
bluskly 发表于 2015-10-10 10:58# {$ P4 f- Q8 ~9 n& M
我记得RGMII的clk和data之间 如果在芯片内部没有delay的话,走线好像有一个delay要做的。

" K" m/ C7 d% T" }4 T9 Q) ~$ l$ |$ N长10.25inch,不可能吧
* T! x  A/ r, @% ]$ s" K6 Z2 o

点评

支持!: 5.0
支持!: 5
布拉斯基的 RGMII 跑的是龜速,所以需要這麼長的距離!>_<|||  发表于 2015-10-14 20:17

该用户从未签到

7#
发表于 2015-10-14 16:50 | 只看该作者
SimpliPHY VSC8201 PCB Design and Layout Guide
4 P$ b9 ^! d; N0 X6 n& f9 `( a. \% W$ P* W6 c( K* t: W

RGMII PCB Layout.jpg (123.89 KB, 下载次数: 9)

RGMII PCB Layout.jpg

该用户从未签到

8#
发表于 2015-10-17 16:19 | 只看该作者
网口的信号没那么严

该用户从未签到

9#
发表于 2015-10-18 19:58 | 只看该作者
       需要的,2#好厉害!
  • TA的每日心情
    开心
    2024-1-3 15:02
  • 签到天数: 48 天

    [LV.5]常住居民I

    10#
    发表于 2015-10-21 14:01 | 只看该作者
    走线时每4根为一组另加TX_CLK、TX_EN线走在一起,走同层,等长。如:TXD (0-3)      加   TX_CLK、TX_EN
      M  U5 {% O3 }" u9 Y- S; RXD (0-3)     加   RX_CLK、RX_DV

    点评

    直接说6根一组,如何?  详情 回复 发表于 2015-10-22 08:47

    该用户从未签到

    11#
     楼主| 发表于 2015-10-22 08:47 | 只看该作者
    LX0105 发表于 2015-10-21 14:01/ Y0 S( W+ z: K/ u
    走线时每4根为一组另加TX_CLK、TX_EN线走在一起,走同层,等长。如:TXD (0-3)      加   TX_CLK、TX_EN
    , e( C' @( Z* I9 D5 Y ...

    8 s6 q( m  V0 O# X2 |( }直接说6根一组,如何?
    + t  N; a3 w; ?. `+ X* S

    该用户从未签到

    12#
    发表于 2015-10-23 10:08 | 只看该作者
    Quantum_ 发表于 2015-10-8 23:12# e; H2 w. F, _8 l0 q5 M
    谢谢!Kevin  ]' q* D- U! A3 u) C
    估计是我理解错了。
    ) V8 @' I  g$ k6 J1. TRX_CIL  与 其它的enable 功能不太一样。 很多时候Enable 的功能 ...

    - x6 S8 w$ r( p3 I& \1,是的,双重作用;1 k9 I! ]5 w- {5 u) |' Q+ s
    2,原因见下图,收作用RX_CTL is encoded on the rising edge of RXC,RX_ERROR OR RX _DRV is encoded on the falling edge of RXC,发类似,上升下降沿不一样,TXD[0:3],[4:9]就是图上,4根数据线上DDR触发是8位,加上,EN/ERROR就是这么多了,看图;- B9 t! \8 M/ V/ a; U& w
    3,不是你那么算的,RGMII是CK=125M,周期是8ns,DATA=250M,就是4ns,你所有数据上升下降沿都要触发,你把数据中间和CK边沿对齐,那就是数据居中,最理想的是前后各有2ns,然后建立保持时间最少1ns,那么就算数据是最理想的上升下降沿,你也只有1ns的余量可以供你浪。数字时序,不是OK不OK,而是裕量多少,也就是外部干扰了,我还有足够的可靠性可以让设备正常工作,这就是很多PHY的CLK会有个2ns延时的原因,你可以不用绕CLK来保证时序。# _+ v. D5 S% P: z$ S
    那么粗略算以下,一般来说你把上升下降取周期的1/8差不多吧就是1ns,然后信号不理想畸变,那么恶略点你可能只有1000mil的裕量了。然后设计肯定要比理论高,那么就1000mil之内不等长没什么问题,但时序肯定是裕量越大越好,太精确就没什么必要了,在不增加工作量的情况下随意,比如在这里非要做5mil等长,就是闲着蛋疼了,因为这个时序根本不在意那5个ps还是10个ps。拉等长很简单,拉200和25mil都一样的,看你了。9 ?( I4 @4 N  k/ D& U% g
    8 [+ S( U/ {" Z

    ( H6 H; |1 `$ k% _( a+ G$ f个人理解,仅供参考
    0 [( w0 H& _8 d6 O# v

    111.png (35.48 KB, 下载次数: 1)

    111.png
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-11 23:47 , Processed in 0.156250 second(s), 34 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表