找回密码
 注册
关于网站域名变更的通知
查看: 3363|回复: 11
打印 上一主题 下一主题

[Cadence Sigrity] DDR3_1066M仿真问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-2-12 10:53 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在做DDR3仿真的时候,眼图电平明显高于750MV。开始以为是ODT的终结所致,后将终结和拓扑删除部分简化仿真。发现output的输出还是高于750MV。如下图:       。0 v) ]: s. q* r" v: O3 f' A( ]
上面是删减后只挂两片的DDR的眼图和拓扑,还是高于750MV。
6 ~" G$ z1 F5 {( u$ K  下面是完整的拓扑和眼图:, \2 ?' ~& Q3 V* h0 ]
7 i) e$ `/ B% P- X
5 Z( |. ^& b5 V/ t
( F1 z+ c# l2 d. p% [6 l
不知道什么原因。DDR3的眼图电压应该在250MV-1250MV之间。不知道我的为什么偏高。% N, E0 S, n8 B- ~, N7 d
     求大侠解释。

该用户从未签到

来自 5#
 楼主| 发表于 2014-2-12 11:37 | 只看该作者
cousins 发表于 2014-2-12 11:30: `( g. N/ k. W6 I
用点到点的方式做一下,通常这种直流偏置出现偏移,是driver buffer和receiver buffer的level不同步造成的 ...

0 p9 m% |. a# d8 c5 V0 _0 s2 ^ mt41j256m8hx.rar (2.48 MB, 下载次数: 159)   附件为DDR的IBIS模型及手册。你可以看下。直流偏置应该就是1.5v

该用户从未签到

推荐
发表于 2014-2-13 09:21 | 只看该作者
将v6的ibs文件里[pin]内容下添加以下参数8 W/ o0 T& @; v9 Z* r! L
[Diff_pin]  inv_pin     vdiff     tdelay_typ     tdelay_min    tdelay_max$ y9 K: p1 y5 t5 b% z* T

" h# w$ s: k! U3 t主要添加DIFF_PIN 和INV_PIN就可以 vdiff填为350mV吧,具体多少你要看你的规格书有没有提到,没有提到就先填这个值,但是好像对结果没太大影响
2 _/ r7 W  Y9 Y# K% E; M: I后几个参数可以舔为NA
) `/ ~" G0 \, ]( O* M3 T仿真中改变驱动能力你要选择对应的model selector* b5 V: ], p: U* x% F) d
置于正确的改善方法应该是越远端负载的走线阻抗就越要调小,原因是远端负载的容性负载增大,要减小塌陷就要减小特征阻抗来改善上升延时造成的塌陷。
) l  x; m2 o5 G$ k

该用户从未签到

2#
发表于 2014-2-12 11:13 | 只看该作者
我猜是你的模型问题。
- H! a  }8 U8 y  z0 G, {1 I  V只是猜而已,virtex6 driver的buffer不清楚你选的是哪个drive level。
# }; x, i' z9 k- V  L2 x6 E你可以试试直接用最简单的点到点的方式看看DC LEVEL,然后再去check ibis的default model。
3 k/ v6 F4 G1 ^& B) I! O. S

该用户从未签到

3#
 楼主| 发表于 2014-2-12 11:19 | 只看该作者
cousins 发表于 2014-2-12 11:13* ^5 [+ x' ?+ z2 \+ B3 `6 A
我猜是你的模型问题。
! C) D% I& v+ j只是猜而已,virtex6 driver的buffer不清楚你选的是哪个drive level。/ d- F" K2 k7 ]' i
你可以试试 ...

% a# U4 E$ p4 W ,如图为DDR和virtex6 的driver。DDR电平类型SSTL。$ a- A4 L# X/ X/ P# @
我查看模型将1.5V的IO的driver都试过。都差不多。在这个问题上纠结很久了。

该用户从未签到

4#
发表于 2014-2-12 11:30 | 只看该作者
用点到点的方式做一下,通常这种直流偏置出现偏移,是driver buffer和receiver buffer的level不同步造成的。
3 _- k8 d) U' Y0 s1 X% N你这个是micron v69a的模型吧 不知道你用的是1.35V还是1.5V的level
) g4 m# ^7 {2 S* Q. V8 Evirtex应该为1.5V的output吧

该用户从未签到

6#
发表于 2014-2-12 12:36 | 只看该作者
我看你的ibs里针对mt41j256m8hx这个型号,只有ODT_INPUT这个buffer model吧
4 G4 Q' H, f; {- H, @2 N; e1 a而且也没有相应的model select描述说明要选40ohm_ODT_1066这个buffer model啊,这只是个submodel,都不具备input规格的。你为什么要选这个buffer?
& N( [  c7 g: E2 \/ S# v

该用户从未签到

7#
 楼主| 发表于 2014-2-12 13:41 | 只看该作者
cousins 发表于 2014-2-12 12:36! U$ B6 G9 [0 w
我看你的ibs里针对mt41j256m8hx这个型号,只有ODT_INPUT这个buffer model吧
! K5 F& T* R6 A1 P4 o. P" N" X而且也没有相应的model select ...

6 T+ e* r0 {3 z+ l7 k) U, _我选择这个model是因为去做一些阻抗匹配来改善眼图。例如/ Z% K! o  |# u# g
我在做数据线时。
$ J% Z. G0 w2 N& @( e+ c5 W/ U- F我选在DQ40_ODT40_1066的仿真眼图明显比选在DQ40_1066要好,可以明显改善过冲。2 P2 s" k( W, b, Z1 w) W* E4 b
我也看了下你说的那个问题。我选在的那个model的确是一个submodel且没有标示具有INPUT属性。
7 U6 j. S8 ~+ W但是我想它列出的子model应该是可用的。这也是ODT的一个buffer啊?只是匹配不一样。
5 X' C0 Z* M6 [' |1 V

该用户从未签到

8#
 楼主| 发表于 2014-2-12 13:56 | 只看该作者
xiao_layout 发表于 2014-2-12 13:41
" f+ Q- a% r; Z5 j: b* p我选择这个model是因为去做一些阻抗匹配来改善眼图。例如
  k9 F, U7 D2 L1 z; G4 [( o我在做数据线时。
( p7 ]; c7 @3 l4 g) f, H  f" ]! C$ D我选在DQ40_ODT40_1066的仿 ...
# o' v/ X; c0 \$ E5 l+ J9 w
帅哥,谢谢。我终于知道了。地址是单向传输智能选INPUT。数据线时I/O属性 可以去选择匹配。我选INPUT波形就正常了。开始模型没有弄明白。

该用户从未签到

9#
 楼主| 发表于 2014-2-13 08:54 | 只看该作者
cousins 发表于 2014-2-12 11:302 i& {0 [# m  w# z; [
用点到点的方式做一下,通常这种直流偏置出现偏移,是driver buffer和receiver buffer的level不同步造成的 ...

2 G' v# M' d( U3 o) L谢谢,查找到原因了。的确是模型错误。还有个问题请教下:我在仿时钟线的时候。由于V6的模型没有附上,所以时钟驱动不是查分,我自己调用个查分驱动,但是在付模型时发现在模型里面没有输出的模型。但是在选择output、IBIS i/O时,可以看到V6的output的模型。我怎么能为我的驱动附上。2.我在仿真时发现我的上升沿和下降沿均有塌陷。可能是布线太长,负载容性太大。我怎么改变驱动能力?

该用户从未签到

11#
发表于 2015-6-5 11:32 | 只看该作者
楼主,可以上传一份完整pcb和ibis的模型吗,初学者,各种资料不全,谢谢分享

该用户从未签到

12#
发表于 2015-11-2 17:25 | 只看该作者
:):):):):)
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-10 13:44 , Processed in 0.156250 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表