TA的每日心情 | 开心 2020-8-5 15:09 |
---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
DDR 接口的正常工作,要求满足不同信号组之间的信号完整性和时序要求。为了减少改版次数,在PCB制造之前,通过验证从而确保设计满足所有要求。传统上,设计师依靠信号完整性专家来进行仿真验证工作,完全芯片厂商提供的PCB设计指导,不进行任何仿真验证工作,希望能够通过物理原型测试发现设计缺陷。不断升高的速率,DDR接口的工作余量越来越小,简单的遵循物理设计规则已经不能满足设计要求。当今电子产品一个很重要的区分元素是其所用的存储器。服务器、计算机、智能手机、游戏机、GPS 以及几乎所有类似产品使用的都是现代处理器和 FPGA。这些设备需要高速、高带宽、双倍数据速率 (DDR)存储器才能运行。每一代 DDR SDRAM(双倍数据速率同步动态随机存取存储器)都会带来新的优势,例如速度和容量的提升以及功耗的下降。要满足速度提升,功耗降低的要求,就要应对设计余量降低的挑战。& ~2 M3 C2 S. h$ W3 U
/ P# f9 z/ B9 M' M" y- z& h7 j6 {6 d
& H! P8 {: r Q/ k; T
3 }& T$ p* [2 V9 y一直以来,芯片厂商未来方便客户,提供了大量详尽的设计指导和参考来规范DDR接口设计。但是当我们面对DDR3,DDR4的应用时,越来越多的案例证明单纯依赖厂家布线规则并不能完全保证设计一次成功。究其原因,无外乎是由于工作频率升高,各种寄生参数对于设计余量的影响越来越大,不可忽视。于是乎,DDR接口的仿真验证工作,越来越被广大设计师重视起来。
6 {5 x1 t8 M* X2 Q! }+ D, s0 t3 ]* [ q
然而,DDR接口的仿真/建模复杂度,却使得许多设计师望而却步。下图列出了DDR4接口仿真的考虑因素。本次将对下列因素原理和对于DDR接口信号完整性和时序的影响进行详细的介绍。
. z0 n8 Z1 G: o- m3 U- U6 N$ l1 L2 \/ H, b M$ Q" J$ o
* A* k/ J& i& s; R" ?! L2 V1 ]$ l. e: y% W% G/ Y
mentor出品的HyperLynx DDRx Wizard以导航向导的方式,引导用户完成接口仿真配置,从而实现一次配置,全接口仿真验证,并将结果以HTML报告的形式呈现给用户,方便阅读,查找和分享。本次研讨会中,我们将针对设计实例,给大家演示HyperLynx在DDR4接口仿真中的应用。
0 ]1 e- M. m y1 h8 |% {
8 {8 A( u( @" E- ?6 o
& m0 ?( H4 v% B6 a( M l: x1 P3 w/ p/ e9 h0 k& y G
针对DDR接口的PCB设计,Mentor不仅仅提供向导式仿真工具,还提供了基于HyperLynx DRC平台的设计规则检查工具,保证DDR布线能够符合设计规范要求。对于DDR4/DDR5设计中日益严重的电源完整性问题对于信号质量的影响,Mentor也提供了完整的电源完整分析工具和PowerAware仿真解决方案。
6 J! o5 N* a1 ~/ j. P% U+ A9 I* D: Z- V1 W& \, }
" F: N8 d8 [+ a: D
6 W1 a. M( {4 K7 L) P
, R6 s) x& @1 r. X: i |
|