EDA365电子论坛网

标题: PCB上的差分线如何测量其阻抗 [打印本页]

作者: laobei1986    时间: 2013-5-31 15:04
标题: PCB上的差分线如何测量其阻抗
PCB板上一对10G的高频差分信号线,只取其一个单端信号(另一端终结),测量其眼图如下图1所示,: z! c1 t: P+ L5 ?  O
% m9 L% {) i% r$ N; I* w
感觉信号质量还不错。然后将这一单端信号用同轴电缆与一个放大器相连,测量放大后的眼图如下图2所示,
/ L& D4 [7 Q3 e, i, a 8 u: c/ z6 f2 P" P9 P$ E0 P
这个眼图就明显的噪声很大。
) E* Q: \: s4 _# X1 y' V3 y5 Q2 j噪声应该不是放大器引入的,因为用这个放大器,在同等条件下,放大其他信号源没问题。: P5 N3 `$ {0 l- U+ V
问过其他人,说是被放大的信号源驱动力不足的原因造成,而驱动力不足可能由于阻抗不匹配造成,请问大侠们,我如何确定,阻抗到底匹配不匹配。7 W$ \, S) \4 n
设计的理论阻抗是50ohms。
& V$ e9 P7 u! {) e3 e* H9 P
作者: eeicciee    时间: 2013-5-31 18:56
差分信号线是100吧?你怎么用50?特殊信号?
作者: cousins    时间: 2013-6-1 07:24
RJ很大啊
作者: chenxiaohaosm    时间: 2013-7-1 20:34
你的10G信号总线 是多少的阻抗?datasheet里面有说吧!    根据线宽,线间距,材料属性去算下阻抗就可以了啊!




欢迎光临 EDA365电子论坛网 (https://eda365.com/) Powered by Discuz! X3.2