EDA365电子论坛网
标题:
常见的集成电路封装汇总
[打印本页]
作者:
someone
时间:
2022-2-18 11:07
标题:
常见的集成电路封装汇总
1、BGA封装(ball grid array)
# Z+ G& n7 N2 ^$ l& h
. l$ |1 ~( w( [7 T* f
9 I- }7 v# {. o/ x
球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm的360引脚BGA仅为31mm见方;而引脚中心距为0.5mm的304引脚QFP为40mm见方。而且BGA不用担心QFP那样的引脚变形问题。该封装是美国Motorola公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI厂家正在开发500引脚的BGA。BGA的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国Motorola公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为GPAC(见OMPAC和GPAC)。
: C6 c) E- V) O5 r, r4 o5 O0 Z
9 @7 B" N8 |0 D5 s" A4 O3 @; f+ v4 U
- m! h. D: K, x2 D4 M' Y2 ?# s
, p$ [. M+ r' R9 L! C
% V; d2 H2 t; d, z
- F& ]7 M8 o U4 K" U
2、BQFP封装(quad flat package with bumper)
# D7 H. M. G" v1 C6 k2 H+ z
y, P- k4 J1 J
- e) ^1 [0 O' `& B4 o+ ~
带缓冲垫的四侧引脚扁平封装。QFP封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC等电路中采用此封装。引脚中心距0.635mm,引脚数从84到196左右(见QFP)。
/ {8 P8 i% K+ [" n
c3 e6 Y! U+ H: [3 S$ J
w8 y" e' v, f) H
! ]) G. I+ E! K. m* E% X5 z
# P9 R: A, @4 e2 t6 n
3 N' M0 q- ~; G7 D5 {" \
3、碰焊PGA封装(butt joint pin grid array)
/ W$ N% D+ Q5 U
8 a& R- b8 A) ~9 E* t. C
6 e7 l: f O- T: u+ i% b: j! p X
表面贴装型PGA的别称(见表面贴装型PGA)。
5 ^( T9 A. p+ H2 u4 G0 |, J2 l
: z9 F, d+ h3 P+ `4 ~
3 L4 F3 `3 T5 p9 X
4、C-(ceramic)封装
, x' p4 `+ [' p; n/ z7 T
9 e8 J0 T" h# Z4 v3 S( d7 `
/ H7 d8 ~4 ^9 ^
表示陶瓷封装的记号。例如,CDIP表示的是陶瓷DIP。是在实际中经常使用的记号。
( q. r% W1 y) |, }
6 W3 b/ A" e' @
# }+ K/ i& A: p
5、Cerdip封装
/ w$ `0 i$ [7 J/ u7 e
8 D; k; C% l- v& l9 m
- I1 m9 F* H' j* X3 \; O7 _
用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip用于紫外线擦除型EPROM以及内部带有EPROM的微机电路等。引脚中心距2.54mm,引脚数从8到42。在日本,此封装表示为DIP-G(G即玻璃密封的意思)。
4 B2 h9 y; `1 T T6 A2 {" {2 m
: E# L- P$ R2 m
8 d7 }7 R! w1 L8 C
6、Cerquad封装
, a4 p0 _/ Q( I( A& n! {
# z0 o: s+ y/ m/ V& H
8 j! | `3 i3 _: r f" y
表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP等的逻辑LSI电路。带有窗口的Cerquad用于封装EPROM电路。散热性比塑料QFP好,在自然空冷条件下可容许1.5~2W的功率。但封装成本比塑料QFP高3~5倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm等多种规格。引脚数从32到368。
# v4 v% I, ^$ Z1 `$ ^. L
4 s, d# e& a$ @; m: l$ U
! _* Q0 S$ V; c- N1 F
带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM以及带有EPROM的微机电路等。此封装也称为QFJ、QFJ-G(见QFJ)。
% L! \" ^8 a5 @7 O
" j# n, E' ]' B7 d/ D7 c
' A9 t9 S: _3 B: f
7、CLCC封装(ceramic leaded chip carrier)
4 j% w4 O! t0 Z7 ~; K# d; [
: V' D7 p5 b2 H
4 N7 G% J1 h! I$ H
带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM以及带有EPROM的微机电路等。此封装也称为QFJ、QFJ-G(见QFJ)。
o0 q" E* w3 d" H8 ?; g- K
7 @: m! N4 N6 X$ s' L6 m! E4 k; D
4 i3 a4 C! Q: W* M
8、COB封装(chip on board)
$ S& [6 E. z" f5 P7 F
. V" L9 j$ X! y' w
6 E c3 W; N% K# J: C
板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可*性。虽然COB是最简单的裸芯片贴装技术,但它的封装密度远不如TAB和倒片焊技术。
% Q2 O. s5 D! E& {5 p2 M' u
6 n/ s+ I" d7 z$ d/ e% e; z* R
* v: [$ D% k6 M( C0 q/ f% z3 l
, m" E. h1 |* b- R" I7 ^
' o% l5 n, F! ]3 N
[( o X( c& |9 H" z2 B& x
9、DFP(dual flat package)
/ i. L) s. ?$ }( k4 N% R6 L
. a. e( L0 r6 [3 l" J# e: K, _
" J v$ D( F& U; o
双侧引脚扁平封装。是SOP的别称(见SOP)。以前曾有此称法,现在已基本上不用。
4 L' u4 y* p0 H! R
& r4 H, A" ]2 P9 N/ C- U K7 P
; E! Z% [7 I! g% `5 {
10、DIC(dual in-line ceramic package)
2 o8 c% B9 h1 C# x. r, X, H
$ j; _' y, }: _1 [4 q
4 }( F- [* ?5 `6 m) E
陶瓷DIP(含玻璃密封)的别称(见DIP).
+ ]9 H$ b; p( G7 }2 Q' k4 d
! ?+ T6 h9 \- H& p! R( C9 e
/ \ ~, s2 [) n8 B' R
11、DIL(dual in-line)
: [+ W7 d9 L8 B5 S: T/ h6 ]6 }2 G) N
* |8 t/ ?; h; v$ f; e% s/ G
$ C1 y$ D4 g0 N- l) T
DIP的别称(见DIP)。欧洲半导体厂家多用此名称。
$ ?1 C% p {9 m# z1 C% s
5 ~- M! D' p9 w
8 p/ }! o# Z7 Q S" T3 r: F
12、DIP(dual in-line package)
" K3 L3 ]/ ^. v+ Q2 E4 C
, t$ i( v0 E9 } \7 |
5 A! H: }9 m: ^& `
双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。DIP是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。引脚中心距2.54mm,引脚数从6到64。封装宽度通常为15.2mm。有的把宽度为7.52mm和10.16mm的封装分别称为skinny DIP和slim DIP(窄体型DIP)。但多数情况下并不加区分,只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP也称为cerdip(见cerdip)。
7 J" |5 q# I- f- ~. ]3 b+ ~
6 S' I+ ]& z2 d1 I3 o7 t! a+ Z2 F, V
1 X3 Z4 c$ l, V. F
F+ t; y9 L) \/ R; v
. Y$ G- o6 q2 \9 @, c
" a1 H0 B! \! a- i! ?$ ?- L+ h
13、DSO(dual small out-lint)
4 E8 E8 d# p8 G) O# T- A* |. P; ^
5 {6 h, z4 c" ?
& A- b' v! \5 t; L! O
双侧引脚小外形封装。SOP的别称(见SOP)。部分半导体厂家采用此名称。
- S9 x; B$ \. {
' z$ V! W- N6 R* u* T
+ M! a9 d% W( r+ `3 c
14、DICP(dual tape carrier package)
' ^3 X/ ]! |& S
: m; S( c0 n# O" Y' A: U
( \6 b- H9 q) R* k4 d* s
双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为定制品。另外,0.5mm厚的存储器LSI簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机械工业)会标准规定,将DICP命名为DTP。
7 _+ L+ Q/ Q8 m
7 S* }# X. m1 q# D; x
4 O& d K" u) }4 Q+ B4 o4 s3 t
15、DIP(dual tape carrier package)
' N4 X: [; _" t' O* C9 L
+ P5 D$ R% V H, ~
/ ?" `$ i/ ~ H* V( u
同上。日本电子机械工业会标准对DTCP的命名(见DTCP)。
0 T; ?" E+ G" w9 n4 c9 G2 A0 z
1 _+ Q6 W) J' t7 G& C/ i
, A' p7 D8 p3 M2 w S2 g
16、FP(flat package)
3 a& V/ b# E. Y
* r+ H* c# L( x! S
9 Z" X* e: M9 X, b& `( x4 l
扁平封装。表面贴装型封装之一。QFP或SOP(见QFP和SOP)的别称。部分半导体厂家采用此名称。
% Q5 E1 Y0 Y0 k8 ~. ^
' k0 u( T: N; u
$ R0 \$ @2 J# T
1 n& ~: V3 @4 D1 ~) m4 ]. v
7 g: i) v" b0 |- d
6 w) t, \5 T8 }/ s+ X& H
17、Flip-chip
/ v6 d' g& Y2 M" V% r* X
0 e5 I$ R8 E# m
# g) M) T5 t* }$ s5 k
倒焊芯片。裸芯片封装技术之一,在LSI芯片的电极区制作好金属凸点,然后把金属凸点与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有封装技术中体积最小、最薄的一种。
' h g& G$ X" x; y3 q" [6 j
3 i* v; J: Q. V0 N. d9 q- @) S! o
/ f2 _2 b8 D3 z& J; f0 F
但如果基板的热膨胀系数与LSI芯片不同,就会在接合处产生反应,从而影响连接的可靠性。因此必须用树脂来加固LSI芯片,并使用热膨胀系数基本相同的基板材料。
! {* J3 o# L5 J `; I a% ]
- N4 K9 j; F/ F0 S7 l3 f
% k) f( h0 ~) L
其中SiS 756北桥芯片采用最新的Flip-chip封装,全面支持AMD Athlon 64/FX中央处理器。支持PCI Express X16接口,提供显卡最高8GB/s双向传输带宽。支持最高HyperTransport Technology,最高2000MT/s MHz的传输带宽。内建矽统科技独家Advanced HyperStreaming Technology,MuTIOL 1G Technology。
! x, O% A& `! `' Q$ k
! |) ?; y8 I+ P; ?! { N
$ f/ N3 B: h2 z6 w. d& C
18、FQFP(fine pitch quad flat package)
9 d2 P, F" n4 |& C0 M# V
' c- Y! X/ ?- q- q; m
; `+ }2 K* j8 Z4 l: Q+ t
小引脚中心距QFP。通常指引脚中心距小于0.65mm的QFP(见QFP)。部分导导体厂家采用此名称。塑料四边引出扁平封装PQFP(Plastic Quad Flat Package)
+ S# n2 f2 g, ~: j4 F; ~9 \: l& L
7 H2 l {. R+ Q9 {$ q
1 l" O- h3 D9 l% X- X) Y& H
PQFP的封装形式最为普遍。其芯片引脚之间距离很小,引脚很细,很多大规模或超大集成电路都采用这种封装形式,引脚数量一般都在100个以上。Intel系列CPU中80286、80386和某些486主板芯片采用这种封装形式。此种封装形式的芯片必须采用SMT技术(表面安装设备)将芯片与电路板焊接起来。采用SMT技术安装的芯片不必在电路板上打孔,一般在电路板表面上有设计好的相应引脚的焊点。将芯片各脚对准相应的焊点,即可实现与主板的焊接。用这种方法焊上去的芯片,如果不用专用工具是很难拆卸下来的。SMT技术也被广泛的使用在芯片焊接领域,此后很多高级的封装技术都需要使用SMT焊接。
1 f+ s) b* Y/ P# V# _
r2 s+ x2 b: p" w
l! y6 X6 F) _) I
以下是一颗AMD的QFP封装的286处理器芯片。0.5mm焊区中心距,208根I/O引脚,外形尺寸28×28mm,芯片尺寸10×10mm,则芯片面积/封装面积=10×10/28×28=1:7.8,由此可见QFP比DIP的封装尺寸大大减小了。
: `. P! O U' i
% o) Y6 @4 d+ p; j. {9 X& c2 u
& p0 a# B* y- k0 {
19、CPAC(globe top pad array carrier)
1 d ` r6 z' ~% \4 [ F
5 X- C% a0 @; b4 N
+ F2 I0 G+ T& X8 Z1 ^; t
美国Motorola公司对BGA的别称(见BGA)。
) _2 u4 Q6 n3 N4 n& o
) M* y8 u, o/ S7 \% V
" n5 ^! M$ r9 n
20、CQFP軍用晶片陶瓷平版封裝(Ceramic Quad Flat-pack Package)
" z7 C- Z, k, D8 J, }4 T3 K( ^
' \& U) F" g5 b1 N9 E5 u3 K
& Y8 @: P/ B3 y: l
右邊這顆晶片為一種軍用晶片封裝(CQFP),這是封裝還沒被放入晶體以前的樣子。這種封裝在軍用品以及航太工業用晶片才有機會見到。晶片槽旁邊有厚厚的黃金隔層(有高起來,照片上不明顯)用來防止輻射及其他干擾。外圍有螺絲孔可以將晶片牢牢固定在主機板上。而最有趣的就是四周的鍍金針腳,這種設計可以大大減少晶片封裝的厚度並提供極佳的散熱。
2 R, S4 ~/ @6 Z! E! e4 `
' F0 z! i7 ^# w
3 S( z7 D, W8 r: U9 G
- S- H# d' u) p3 U
- W& v, E; }4 _6 i* ~! V9 _
& o* [0 n" G- Z2 m S% w% d k
21、H-(with heat sink)
- b3 Q9 M) W) t
% |3 N( f4 U1 F3 O, @# a1 B' \
A9 x! Z- {$ G2 o" p
表示带散热器的标记。例如,HSOP表示带散热器的SOP。
. u8 c( o/ h4 M0 I! c
- n8 D. x" V8 Y# i: U2 }# u
5 L. t+ H' S9 M' @1 j/ w1 v
22、Pin Grid Array(Surface Mount Type)
8 @- Y- |8 e9 n" n& e" [6 x
6 w5 q3 R& z g' a: a; J
% Q6 z7 I+ d# G& F; h4 }
表面贴装型PGA。通常PGA为插装型封装,引脚长约3.4mm。表面贴装型PGA在封装的底面有陈列状的引脚,其长度从1.5mm到2.0mm。贴装采用与印刷基板碰焊的方法,因而也称为碰焊PGA。因为引脚中心距只有1.27mm,比插装型PGA小一半,所以封装本体可制作得不怎么大,而引脚数比插装型多(250~528),是大规模逻辑LSI用的封装。封装的基材有多层陶瓷基板和玻璃环氧树脂印刷基数。以多层陶瓷基材制作封装已经实用化。
4 p9 ]0 l; s6 }/ D( k/ Z
1 c+ t; m- |- k" N$ _2 f
6 o) A6 |( \; @. t3 @' \/ w
* f9 `& X. x# {$ a8 b
3 H4 m r" X2 f' k; |, @
: S5 E0 j" d8 ^# Z/ u# R
23、JLCC封装(J-leaded chip carrier)
& R& t \. n7 r- w" ?
- P/ S5 A9 k0 h2 \- K1 ?! h; t
' ~& z3 \, d3 v7 B0 ^
J形引脚芯片载体。指带窗口CLCC和带窗口的陶瓷QFJ的别称(见CLCC和QFJ)。部分半导体厂家采用的名称。
3 `% S- S- A, O& |3 r
$ {4 N* a$ p+ Y7 n K
% w7 I) a- f% c- S; ^
24、LCC封装(Leadless chip carrier)
& E7 J7 f9 m8 \& ]2 J
6 b; G4 Q: N+ z4 K" R
a* C* J0 @9 s+ A3 w4 c& E3 u
无引脚芯片载体。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。是高速和高频IC用封装,也称为陶瓷QFN或QFN-C(见QFN)。
& q: b; N- u- l, L6 y. U
/ C0 T5 j8 m/ i: y, w
3 O: N: q! [# y3 b
8 C& B% j9 Z9 [6 Z7 n$ N( I h% S! E
- ~# i( S' }! O v% ?
* Y: ~ K8 H8 H/ V/ r- \
25、LGA封装(land grid array)
: @& T% x, q& g3 A) U3 |# `+ h- u# [! q. s+ C
) @7 @) l# @* o6 j( B
8 \) k3 q7 _" P2 p
触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现已实用的有227触点(1.27mm中心距)和447触点(2.54mm中心距)的陶瓷LGA,应用于高速逻辑LSI电路。
- s2 {- W3 O" K
) M, Y8 A5 V, Z# i. K0 _0 w
$ F- X4 N# i. s* B
LGA与QFP相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻抗小,对于高速LSI是很适用的。但由于插座制作复杂,成本高,现在基本上不怎么使用。预计今后对其需求会有所增加。
. _' z* |- z! q" W
2 b: \7 ]! G- s: L7 a5 S
1 B7 J0 \8 B# L% q+ {; P' g
26、LOC封装(lead on chip)
9 P$ Z5 ~$ ?1 e* I
5 e4 i8 e+ i8 c6 z5 ^2 A, F
4 s' R. g& V q/ G# ?: F A( Q
芯片上引线封装。LSI封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm左右宽度。
9 n5 k$ V5 w/ b5 S5 j
3 i5 a/ O' @' d
" v7 x6 v, Q' q* ^5 T
27、LQFP封装(low profile quad flat package)
4 \8 C8 K3 r ?2 T" a6 p) x
. l) ]1 e: w3 s- I2 ^) N- |# r
2 I1 c; Q' T) f- o
薄型QFP。指封装本体厚度为1.4mm的QFP,是日本电子机械工业会根据制定的新QFP
3 ~6 l' D7 p1 ~# D
Q& Z& X+ W( s9 R$ s! q
9 V: V; I/ T5 B
外形规格所用的名称。
+ f R" G; l4 Q' M! w
- Z* N# G6 M9 D4 H2 A, u4 W
5 H9 y7 M/ a" S" `' s) E
28、L-QUAD封装
+ T; I8 J3 Q/ \: ?% M
9 J9 x0 l( v1 u6 }
# J, e3 x& E& U% S* w( Q# a
陶瓷QFP之一。封装基板用氮化铝,基导热率比氧化铝高7~8倍,具有较好的散热性。
: \% l$ n# ]; J: Q6 r
# Y/ g* E, c0 ^5 \# n8 l1 u
; \. b& g- s) |/ A9 t- e
封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI开发的一种封装,在自然空冷条件下可容许W3的功率。现已开发出了208引脚(0.5mm中心距)和160引脚(0.65mm中心距)的LSI逻辑用封装,并于1993年10月开始投入批量生产。
. D9 X ]1 `- R; j
# U8 L7 T! ^1 |4 g
5 ~& {3 n: k r- U5 w
29、MCM封装(multi-chip module)
" Q$ [# [6 b e# L, f1 O0 r
2 B/ T* {2 {9 r$ y- M/ e
0 B2 U% Y3 l$ ~2 m
多芯片组件。将多块半导体裸芯片组装在一块布线基板上的一种封装。
! v! P+ ~* n) o i |3 A4 z; X
9 I; s9 ]. D V* V7 X" E3 T- L1 e
4 i' o( m% m* j0 a9 y* n+ D# K
根据基板材料可分为MCM-L,MCM-C和MCM-D三大类。MCM-L是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低。MCM-C是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使用多层陶瓷基板的厚膜混合IC类似。两者无明显差别。布线密度高于MCM-L。MCM-D是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al作为基板的组件。布线密谋在三种组件中是最高的,但成本也高。
( u5 M# G1 ?5 z- I# A
) s7 v: B0 z6 \5 z, W3 c7 \
; I# n6 Q4 L* m/ k6 s( g9 i
30、MFP封装(mini flat package)
) P7 L, Y& I5 J
" u) U) u, N$ d' m6 b5 N) h' w
- E0 F Z1 `4 d0 @, M- x; ^4 i
小形扁平封装。塑料SOP或SSOP的别称(见SOP和SSOP)。部分半导体厂家采用的名称。
* x8 m' A3 [# t8 @& x$ |
. E) t: d, s" O% v7 z/ q9 ]
( W6 X$ }7 y$ H: }$ J v+ F$ J$ r
; h) W8 u. F$ {& O* Z
作者:
lrene
时间:
2022-2-18 13:05
在pcb电路布局中封装必不可少,封装的选用也尤其的重要
作者:
qian211111
时间:
2022-2-18 13:31
器件的封装形式各种各样,选好封装很重要
欢迎光临 EDA365电子论坛网 (https://eda365.com/)
Powered by Discuz! X3.2