EDA365电子论坛网
标题:
芯片封装之多少与命名规则
[打印本页]
作者:
muzitongxue
时间:
2021-10-8 11:09
标题:
芯片封装之多少与命名规则
一、DIP双列直插式封装
4 y8 A w+ u( J; U( e
8 a4 g& d4 i* o" `( Z. Y
DIP(DualIn-linePackage)是指采用双列直插形式封装的集成电路芯片,绝 大多数中小规模集成电路(IC)均采用这种封装形式,其引脚数一般不超过100个。采用DIP封装的CPU芯片有两排引脚,需要插入到具有DIP结构的芯 片插座上。当然,也可以直接插在有相同焊孔数和几何排列的电路板上进行焊接。DIP封装的芯片在从芯片插座上插拔时应特别小心,以免损坏引脚。
( q5 y" t9 }; S
* x7 I# F8 O, V o# d5 m
DIP封装具有以下特点:
4 w0 G- \' c: U! z7 X
% P% R: C- S, V! G" d; t
1.适合在PCB(印刷电路板)上穿孔焊接,操作方便。
9 ?# p3 Y0 l0 \7 a) W! u/ H/ ?7 O6 L
( j# g5 S! h7 ]8 L. y# h
2.芯片面积与封装面积之间的比值较大,故体积也较大。
! @: a6 T3 I1 ]; D- i2 M# H3 t/ R
2 n; q) ~" w& I; ]& M3 i
Intel系列CPU中8088就采用这种封装形式,缓存(Cache)和早期的内存芯片也是这种封装形式。
' A! ]* y2 F) s* M) q2 ?& U2 m1 I- T1 ]
3 \# a& n- P; u9 G% Y3 c6 i
二、QFP塑料方型扁平式封装和PFP塑料扁平组件式封装
6 F4 L9 Q+ |; }
& b2 o- i d* H% d9 B
QFP (PlasticQuadFlatPackage)封装的芯片引脚之间距离很小,管脚很细,一般大规模或超大型集成电路都采用这种封装形式,其引脚数一般 在100个以上。用这种形式封装的芯片必须采用SMD(表面安装设备技术)将芯片与主板焊接起来。采用SMD安装的芯片不必在主板上打孔,一般在主板表面 上有设计好的相应管脚的焊点。将芯片各脚对准相应的焊点,即可实现与主板的焊接。用这种方法焊上去的芯片,如果不用专用工具是很难拆卸下来的。
; l5 Z- p' a% I! S3 X/ X7 T
, d6 @5 W! L" o3 C/ }' k
PFP(PlasticFlatPackage)方式封装的芯片与QFP方式基本相同。唯一的区别是QFP一般为正方形,而PFP既可以是正方形,也可以是长方形。
- b+ N2 s4 z/ A1 f4 \2 y
- i3 S, I% P0 d" q
QFP/PFP封装具有以下特点:
* I/ L. _1 k' a% o
+ @1 o! t' P* g- y( Q* c1 G
1.适用于SMD表面安装技术在PCB电路板上安装布线。
& M& B Y( @) @0 b8 |
( n- v; T6 x3 }4 B2 ]- v
2.适合高频使用。
0 n- U$ }7 a$ @; w2 R8 n, O4 @
1 v# D m( m6 m4 f3 i0 O2 i$ t/ j
3.操作方便,可靠性高。
j; @% _, z5 ?* E1 C
3 p6 a! S. P5 i+ Z* U8 ?9 p
4.芯片面积与封装面积之间的比值较小。
9 s- p) L7 s) r1 R$ e Q
1 F8 h5 w( s- k$ B& n
Intel系列CPU中80286、80386和某些486主板采用这种封装形式。
$ c' A# _9 X2 I/ v9 ]% d! ~
# j- r0 U0 w( C9 Y7 m: j' f
三、PGA插针网格阵列封装
e' c& c+ i; z: J
( ^8 \# a$ s6 B) T$ [
PGA (PinGridArrayPackage)芯片封装形式在芯片的内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列。根据引脚数目的 多少,可以围成2-5圈。安装时,将芯片插入专门的PGA插座。为使CPU能够更方便地安装和拆卸,从486芯片开始,出现一种名为ZIF的CPU插座, 专门用来满足PGA封装的CPU在安装和拆卸上的要求。
" c. `; @% P$ J; \1 ^
5 F$ \9 z$ H0 P: J
ZIF(ZeroInsertionForceSocket)是指零插拔力的插座。把这种插座上的扳手轻轻抬起,CPU就可很容易、轻松地插入插座中。然后将扳手压回原处,利用插座本身的特殊结构生成的挤压力,将CPU的引脚与插座牢牢地接触,绝对不存在接触不良的问题。
) |1 f* z2 E3 l- U9 ~# r
; ~8 m! w3 ~2 n, a! F( `
而拆卸CPU芯片只需将插座的扳手轻轻抬起,则压力解除,CPU芯片即可轻松取出。
$ v! p& `8 s% A. m8 m7 V. [
H1 s- i4 Z% U8 V& ? I. i: |1 G
PGA封装具有以下特点:
' e6 i( Z5 j/ b9 y; M7 ?- l5 j5 A
+ Y& H$ \; C9 J+ c2 O
1.插拔操作更方便,可靠性高。
; \* x0 R* i" l1 n& o. H1 M
. C& |/ v/ h4 E- T
2.可适应更高的频率。
) w4 [0 x) [2 r. d( X$ A4 O3 s+ P
( x0 _. t6 H0 o' v
Intel系列CPU中,80486和Pentium、PentiumPro均采用这种封装形式。
- f4 D/ A: H2 R" Y$ P) v
' i- N" C' \3 `* |; @! o& `0 N
四、BGA球栅阵列封装
, V& M4 g' P. S* g( [
+ [; }+ R* F- B; S
随 着集成电路技术的发展,对集成电路的封装要求更加严格。这是因为封装技术关系到产品的功能性,当IC的频率超过100MHz时,传统封装方式可能会产生所 谓的“CrossTalk”现象,而且当IC的管脚数大于208Pin时,传统的封装方式有其困难度。因此,除使用QFP封装方式外,现今大多数的高脚数 芯片(如图形芯片与芯片组等)皆转而使用BGA(BallGridArrayPackage)封装技术。BGA一出现便成为CPU、主板上南/北桥芯片等 高密度、高性能、多引脚封装的最佳选择。
+ U1 n0 |; H0 t
% U0 T! N- v# u8 D! y
BGA封装技术又可详分为五大类:
( M+ f9 W' a z$ \1 P. m
. S# b* c: H6 x
1.PBGA(PlasricBGA)基板:一般为2-4层有机材料构成的多层板。Intel系列CPU中,PentiumII、III、IV处理器均采用这种封装形式。
1 @& a" O( j+ x
4 ?2 f1 g- |0 b0 K# o0 b
2.CBGA(CeramicBGA)基板:即陶瓷基板,芯片与基板间的电气连接通常采用倒装芯片(FlipChip,简称FC)的安装方式。Intel系列CPU中,PentiumI、II、PentiumPro处理器均采用过这种封装形式。
% I& P2 w$ p3 C3 }! ?- y( O
! `5 ]8 n- h. r1 O h* F# d# Y
3.FCBGA(FilpChipBGA)基板:硬质多层基板。
. B: z$ T1 c8 Y* |, G
- [0 _2 C1 D/ ]" [# h ]3 h
4.TBGA(TapeBGA)基板:基板为带状软质的1-2层PCB电路板。
3 k% S0 q1 ~! v: p" \
4 @9 j7 S2 c, _
5.CDPBGA(CarityDownPBGA)基板:指封装中央有方型低陷的芯片区(又称空腔区)。
' a" a8 v# {4 D% l+ d3 `
: j9 a/ _) \/ A# ~, z+ \- b
BGA封装具有以下特点:
% K3 ?9 u4 E4 |' z9 Q- z
, o3 H. `( G4 b) g/ y U
1.I/O引脚数虽然增多,但引脚之间的距离远大于QFP封装方式,提高了成品率。
D3 K+ u7 d+ q6 H
4 _" b( }7 f% V8 s
2.虽然BGA的功耗增加,但由于采用的是可控塌陷芯片法焊接,从而可以改善电热性能。
3 P' F5 ?! a8 R. X* ?- w
, ] _' D5 Z. q9 }, G, T
3.信号传输延迟小,适应频率大大提高。
1 h2 ]% x2 w" J6 W1 T, A; l5 W
% O, L+ B" ]- D6 H# x
4.组装可用共面焊接,可靠性大大提高。
, Z z! a; N& W8 B5 k$ m% Z% V
' l9 [" l3 \- Q
BGA 封装方式经过十多年的发展已经进入实用化阶段。1987年,日本西铁城(Citizen)公司开始着手研制塑封球栅面阵列封装的芯片(即BGA)。而后, 摩托罗拉、康柏等公司也随即加入到开发BGA的行列。1993年,摩托罗拉率先将BGA应用于移动电话。同年,康柏公司也在工作站、PC电脑上加以应用。 直到五六年前,Intel公司在电脑CPU中(即奔腾II、奔腾III、奔腾IV等),以及芯片组(如i850)中开始使用BGA,这对BGA应用领域扩 展发挥了推波助澜的作用。
: p0 P: J/ g. |1 l% `- r
' b, b* y" |8 E7 y9 ?
目前,BGA已成为极其热门的IC封装技术,其全球市场规模在2000年为12亿块,预计2005年市场需求将比2000年有70%以上幅度的增长。
: y9 \% p7 P( Y0 {
$ b7 Z; u: f# H3 L
五、CSP芯片尺寸封装
, [. M0 m( `7 S0 ?9 g% D
6 A9 T* Z# O8 D- P8 _. C
随 着全球电子产品个性化、轻巧化的需求蔚为风潮,封装技术已进步到CSP(ChipSizePackage)。它减小了芯片封装外形的尺寸,做到裸芯片尺寸 有多大,封装尺寸就有多大。即封装后的IC尺寸边长不大于芯片的1.2倍,IC面积只比晶粒(Die)大不超过1.4倍。
+ r1 I( R' R& E& \% u: r
* H7 @( a; c9 c5 v; |' _7 M" x
CSP封装又可分为四类:
+ k, G4 e. A) ^6 u
1 w& C2 z. C% a
1.LeadFrameType(传统导线架形式),代表厂商有富士通、日立、Rohm、高士达(Goldstar)等等。
, w- z$ q* }' B) M
& ^; A) j# j6 C( S
2.RigidInterposerType(硬质内插板型),代表厂商有摩托罗拉、索尼、东芝、松下等等。
+ t( r* U/ i" [& A) S: O( h
9 B) u* B# B5 p8 i* t1 Y3 j
3.FlexibleInterposerType(软质内插板型),其中最有名的是Tessera公司的microBGA,CTS的sim-BGA也采用相同的原理。其他代表厂商包括通用电气(GE)和NEC。
% p: P8 u% f7 a+ h$ T8 E! `
2 n$ |: L& _% e; K* n
4.WaferLevelPackage(晶圆尺寸封装):有别于传统的单一芯片封装方式,WLCSP是将整片晶圆切割为一颗颗的单一芯片,它号称是封装技术的未来主流,已投入研发的厂商包括FCT、Aptos、卡西欧、EPIC、富士通、三菱电子等。
9 W5 S# F) C. c
4 }1 h3 z# G* g: @, }/ x
CSP封装具有以下特点:
- ?; O) x4 M/ \/ `) @! g* N% A; o" d
- t n2 }( Z) d9 g% F! W( A
1.满足了芯片I/O引脚不断增加的需要。
* b* P4 v h, I+ R
3 w2 l' _' T1 g0 \- N" U; M# i
2.芯片面积与封装面积之间的比值很小。
$ V; q ^8 `& @% D
2 H6 b+ h" A4 u6 L6 h, r) k2 v1 Q( T
3.极大地缩短延迟时间。
9 x) ?; u! l9 y2 M' Q/ i, z
! h9 J( D) `- z" O2 M; A# C
CSP封装适用于脚数少的IC,如内存条和便携电子产品。未来则将大量应用在信息家电(IA)、数字电视(DTV)、电子书(E-Book)、无线网络WLAN/GigabitEthemet、ADSL/手机芯片、蓝芽(Bluetooth)等新兴产品中。
# c4 _2 h: T: Y
" w- f, D9 P3 o
六、MCM多芯片模块
3 H' }9 E0 G+ `# X+ z! s
9 z( f5 j/ a$ K" ^% f' y! K
为解决单一芯片集成度低和功能不够完善的问题,把多个高集成度、高性能、高可靠性的芯片,在高密度多层互联基板上用SMD技术组成多种多样的电子模块系统,从而出现MCM(MultiChipModel)多芯片模块系统。
& @" n; r5 ~9 e0 t
; r7 e3 M3 S+ V- U3 l8 v
MCM具有以下特点:
2 S) s$ U9 s; v& M9 L: T$ c0 V
0 j( t& q/ L/ r" U D* n9 @& ^1 W1 H
1.封装延迟时间缩小,易于实现模块高速化。
1 H7 x( q3 N8 [; O5 p2 K: E
$ {$ U+ `& h- s) Y, A% f8 l
2.缩小整机/模块的封装尺寸和重量。
' b4 ]! F5 E* L M0 P0 L
9 r t! H6 @/ r( u
3.系统可靠性大大提高。
% Y0 h% Y) M' W* Z8 R" @
5 w( I$ }6 h7 Z
总之,由于CPU和其他超大型集成电路在不断发展,集成电路的封装形式也不断作出相应的调整变化,而封装形式的进步又将反过来促进芯片技术向前发展。
0 e8 C) B! g" b* \
声明。
8 g ^, `. i0 c' G: g/ m2 [' O
! ?* Q p# a- x/ \! G" ~
8 g! b. R' d6 ?! V4 m( ]
作者:
guanshen
时间:
2021-10-8 13:05
QFP/PFP封装适用于SMD表面安装技术在PCB电路板上安装布线。
作者:
showmaker
时间:
2021-10-8 14:19
QFP 封装的芯片引脚之间距离很小,管脚很细,一般大规模或超大型集成电路都采用这种封装形式
作者:
xiaoming11
时间:
2021-10-8 14:25
芯片面积与封装面积之间的比值较大,故体积也较大
欢迎光临 EDA365电子论坛网 (https://eda365.com/)
Powered by Discuz! X3.2